RTX開發(fā)/北京 光纖反射內(nèi)存節(jié)點卡 PCI-5565/PMC-5565/VME-5565/PCI-5565PIORC/PCI-5565PIORC-110000/PMC-5565PIORC/PMC-5565PIORC-110000/PCIE-5565RC/PCIE-5565RC-100000/PCIE-5565PIORC/VMIPCI-5565-110000/VMIPMC-5565-110000/ACC5595/ACC-5595/ACC-5595-208/VMIACC-5595/VMIACC-5595-208。
反射內(nèi)存網(wǎng)絡(luò)是一種特殊的共享內(nèi)存系統(tǒng),可通過多臺獨立計算機共享一套統(tǒng)一數(shù)據(jù)。反射內(nèi)存可自主將某處理器的內(nèi)存內(nèi)容復(fù)制到其他所有網(wǎng)絡(luò)成員的內(nèi)存節(jié)點。
反射內(nèi)存是一個獨特的解決方案,可符合對確定性、實施簡單性、零軟件管理費用和操作系統(tǒng)獨立性等因素要求很高的環(huán)境需求。其他技術(shù),如千兆以太網(wǎng)、Infiniband和光纖通道,據(jù)稱可取代反射內(nèi)存,但至今尚未實現(xiàn),因為它們并不完全具備所需的性能。而對于任務(wù)關(guān)鍵性應(yīng)用,反射內(nèi)存專門實現(xiàn)多臺處理器的實時數(shù)據(jù)共享。反射內(nèi)存憑借低延遲和確定性成為許多嚴苛應(yīng)用的*解決方案。使用反射內(nèi)存,節(jié)點與節(jié)點傳輸時間通常為1微秒。因此,對于擁有30個節(jié)點的系統(tǒng),通過網(wǎng)絡(luò)傳輸?shù)剿泄?jié)點的時間只需30微秒。
PCI-5565PIORC具有許多客戶應(yīng)用時非??粗氐捏w積小的特點。該板卡的特點包括2.12 Gbaud串聯(lián)速率、更佳的可編程I/O(PIO)讀取性能、現(xiàn)場可升級固件和RoHS合規(guī)性。PCI峰值速率已加倍到每秒512Mbytes,支持更大內(nèi)存(256MBytes)。GE的反射內(nèi)存網(wǎng)絡(luò)可擴展到256個節(jié)點,運行速度達到每秒174 Mbytes。節(jié)點之間的距離可達到10公里。
PCIE-5565PIORC的設(shè)計除面向仿真與培訓(xùn)、工業(yè)過程控制和數(shù)據(jù)流與采集等實時應(yīng)用,還可以滿足各種商業(yè)、電信和軍事&航空航天應(yīng)用對高可用性冗余的需求。這種應(yīng)用通常需要以確定性的高速率傳輸和共享數(shù)據(jù),而在很多情況下符合該環(huán)境的解決方案就是反射內(nèi)存。
反射內(nèi)存網(wǎng)中的每個反射內(nèi)存節(jié)點(任何5565反射內(nèi)存卡)以菊花鏈的形式用光纖線互聯(lián)。*塊卡的發(fā)送必須連接到第二塊卡的接收端,第二塊卡的發(fā)送端連接到第三塊卡的接收端,以此類推,直到再連接到*塊卡的接收端完成一個完整的環(huán)形連接。也可以將所有節(jié)點連接到一個或多個ACC-5595反射內(nèi)存HUB,每個節(jié)點的接收和發(fā)送都必須連接,如果沒有檢測到光信號或失去同步反射內(nèi)存卡RFM-5565將不會發(fā)送數(shù)據(jù)包(例如光纖線已損壞)。反射內(nèi)存網(wǎng)中每個節(jié)點的節(jié)點號必須唯一,節(jié)點號通過板上的撥碼開關(guān)S2進行設(shè)置,任何兩個節(jié)點不能有設(shè)置成同一個節(jié)點號,每個板卡的節(jié)點號可以在通過NODEID進行讀取顯示,節(jié)點號的順序并不重要。
主系統(tǒng)對反射內(nèi)存卡的板載SDRAM的寫操作后,反射內(nèi)內(nèi)卡的硬件檢測電路將自動發(fā)起一個整個反射內(nèi)存網(wǎng)的數(shù)據(jù)傳輸動作。這個寫操作可以是一個簡單的PIO寫或是一個DMA周期。
當(dāng)產(chǎn)生一個對SDRAM的寫操作時,RFM-5565反射內(nèi)存卡自動將數(shù)據(jù)和其它相關(guān)的信息寫入到發(fā)送緩沖器中(其它相關(guān)信息包括節(jié)點號,數(shù)據(jù)地址等信息),在發(fā)送緩沖器中,發(fā)送電路檢測數(shù)據(jù),并且將數(shù)據(jù)變成一個4到64字節(jié)長度可變的數(shù)據(jù)包。通過光纖接口發(fā)送到下一個板卡的接收端口。
接收電路檢查數(shù)據(jù)包是否有錯誤,當(dāng)無錯誤發(fā)生時數(shù)據(jù)被接收。接收電路解開數(shù)據(jù)包并且將數(shù)據(jù)存儲到板載的接收緩沖器。在接收緩沖器中,另一個電路將數(shù)據(jù)寫入到本地的SDRAM的和源節(jié)點相同的地址中。同時,該電路將數(shù)據(jù)同時發(fā)送到發(fā)送FIFO中,重復(fù)這個處理過程直到這個數(shù)據(jù)返回到源節(jié)點的接收端,在源節(jié)點中,接收電路檢測到數(shù)據(jù)包的NODEID和源節(jié)點的NODEID相同,因此將數(shù)據(jù)包從網(wǎng)絡(luò)中移除,這樣所有的節(jié)點數(shù)據(jù)都被更新了。